合并单元测试仪同步功能的设计与应用

摘要:结合智能变电站对合并单元测试仪时间同步方式和精度的要求,提出了一种多时钟源的时钟同步设计方案。该方案中时钟源可以从GPS/北斗、内部时钟、外部秒脉冲、外部IRIG_B(DC)码任选一种,输出多种形式的高精度IRIG_B(DC)和秒脉冲信号。介绍合并单元测试仪的整体功能、同步功能的硬件设计和软件设计、该同步功能的应用。具备该同步功能的测试仪可以满足智能变电站中二次设备的同步检测,确保其安全可靠运行。

关键词:
  • 合并单元测试仪  
  • fpga  
  • 同步  
  • 秒脉冲  
作者:
吕念芝
单位:
福州理工学院工学院; 福建福州350001
刊名:
武夷学院学报

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

期刊名称:武夷学院学报

武夷学院学报紧跟学术前沿,紧贴读者,国内刊号为:35-1293/G4。坚持指导性与实用性相结合的原则,创办于1982年,杂志在全国同类期刊中发行数量名列前茅。